当前位置: 首页 > news >正文

吕梁网站建设整站seo

吕梁网站建设,整站seo,全国小学网站建设,做图片网站 服务器⭐本专栏针对FPGA进行入门学习,从数电中常见的逻辑代数讲起,结合Verilog HDL语言学习与仿真,主要对组合逻辑电路与时序逻辑电路进行分析与设计,对状态机FSM进行剖析与建模。 🔥文章和代码已归档至【Github仓库&#xf…

⭐本专栏针对FPGA进行入门学习,从数电中常见的逻辑代数讲起,结合Verilog HDL语言学习与仿真,主要对组合逻辑电路与时序逻辑电路进行分析与设计,对状态机FSM进行剖析与建模。
🔥文章和代码已归档至【Github仓库:hardware-tutorial】,需要的朋友们自取。或者关注公众号【AIShareLab】,回复 FPGA 也可获取。

文章目录

    • 状态图的建立过程
    • 状态图描述方法
      • 单个always块描述状态机的方法(尽量避免)
      • 两个always块描述状态机的方法(推荐写法)
      • 使用三个always块分别描述
      • 三种描述方法比较

状态图的建立过程

设计一个序列检测器电路。功能是检测出串行输入数据Sin中的4位二进制序列0101(自左至右输入),当检测到该序列时,输出Out=1;没有检测到该序列时,输出Out=0。(注意考虑序列重叠的可能性,如010101,相当于出现两个0101序列)。

解:首先,确定采用米利型状态机设计该电路。因为该电路在连续收到信号0101时,输出为1,其他情况下输出为0,所以采用米利型状态机。

其次,确定状态机的状态图。根据设计要求,该电路至少应有四个状态,分别用S1、S2、S3、S4表示。若假设电路的初始状态用S0表示,则可用五个状态来描述该电路。根据分析,可以画出图(a)所示的原始状态图。

观察该图可以看出,S2、S4为等价状态,可用S2代替S4,于是得到简化状态图。

然后,根据上面的状态图给出该状态机的输出逻辑。该状态机只有一个输出变量Out,其输出逻辑非常简单,直接标注在状态图中了。若输出变量较多,则可以列出输出逻辑真值表。

最后,就可以使用硬件描述语言对状态图进行描述了。

状态图描述方法

利用Verilog HDL语言描述状态图主要包含四部分内容:

  1. 利用参数定义语句parameter描述状态机中各个状态的名称,并指定状态编码。例如,对序列检测器的状态分配可以使用最简单的自然二进制码,其描述如下:

    parameter  S0=2'b00, S1=2'b01, S2 = 2'b10, S3 = 2'b11;
    

    或者,

    parameter [1:0] S0=2'b00, S1=2'b01, S2 = 2'b10, S3 = 2'b11;
    
  2. 用时序的always 块描述状态触发器实现的状态存储。

  3. 使用敏感表和case语句(也可以采用if-else等价语句)描述的状态转换逻辑。

  4. 描述状态机的输出逻辑。

描述状态图的方法多种多样,下面介绍几种:

单个always块描述状态机的方法(尽量避免)

用一个always块对该例的状态机进行描述,其代码如下:

module Detector1 ( Sin, CP, nCR, Out) ;input Sin, CP, nCR;    //声明输入变量output Out ;                //声明输出变量reg Out; reg [1:0] state;  
// 声明两个状态触发器变量state[1]和state[0],记忆电路现态
//The state labels and their assignments
parameter [1:0] S0=2'b00, S1=2'b01, S2 = 2'b10, S3 = 2'b11;
always @(posedge CP or negedge nCR)   
begin
if (~nCR)
state <= S0;  //在nCR跳变为0时,异步清零
elsecase(state) S0: begin Out =1’b0; state <= (Sin==1)? S0 : S1; endS1: begin Out = 1’b0; state <= (Sin==1)? S2 : S1; endS2: begin Out = 1’b0; state <= (Sin==1)? S0 : S3; end	  S3: if (Sin==1)  begin Out =1’b1; state <=  S2; endelse               begin Out =1’b0; state <= S1; end               	endcase
end
endmodule

严格地说,对序列检测器电路用单个always块的描述方法所描述的逻辑存在着一个隐含的错误,即输出信号Out的描述。

case语句中对输出向量的赋值应是下一个状态输出,这点易出错;状态向量与输出向量都由寄存器实现,面积大,不能实现异步米勒状态机。因此,单个always块描述状态机的写法仅仅适用于穆尔型状态机。单个always块写法的电路结构框图可以用下图进行概括。

两个always块描述状态机的方法(推荐写法)

用两个always块对该例的状态机进行描述,其代码如下:

module  Detector2 ( Sin, CP, nCR, Out) ;
input Sin, CP, nCR;    //定义输入变量
output Out ;                //定义输出变量
reg Out; 
reg [1:0] Current_state, Next_state;
parameter [1:0] S0=2'b00, S1=2'b01, S2 = 2'b10, S3 = 2'b11;
//状态转换,时序逻辑always @(posedge CP or negedge nCR ) 
begin
if (~nCR)Current_state <= S0;   //异步清零
elseCurrent_state <= Next_state; //在CP上升沿触发器状态翻转end//下一状态产生和输出信号,组合逻辑
always @( Current_state or Sin) begin	Next_state =2’bxx;                                                                                                                                                                                                                      Out=1’b 0;case(Current_state )S0: begin Out =1’b0; Next_state = (Sin==1)? S0 : S1; endS1: begin Out =1’b0; Next_state = (Sin==1)? S2 : S1; endS2: begin Out =1’b0; Next_state = (Sin==1)? S0 : S3; end	 S3: if (Sin==1)begin Out =1’b1; Next_state = S2; endelsebegin Out =1’b0; Next_state = S1; end	  endcaseend	endmodule

用两个always块描述状态机的写法是值得推荐的方法之一,两个always块写法的电路结构框图可以用下图进行概括。

两个always块写法的电路结构框图概括。

第一个always模块采用同步时序逻辑方式描述状态转移(中间方框); 第二个always模块采用组合逻辑方式描述状态转移规律(第一个方框)和描述电路的输出信号(第三个方框)。

使用三个always块分别描述

即第一个always模块采用同步时序逻辑方式描述状态转移(中间方框); 第二个always模块采用组合逻辑方式描述状态转移规律(第一个方框); 第三个always模块描述电路的输出信号,在时序允许的情况下,通常让输出信号经过一个寄存器再输出,保证输出信号中没有毛刺。

用三个always块对该例的状态机进行描述,其代码如下:

module  Detector3 ( Sin, CP, nCR, Out) ;input Sin, CP, nCR;    //定义输入变量output Out ;                //定义输出变量reg Out; reg [1:0] Current_state, Next_state;parameter [1:0] S0=2'b00, S1=2'b01, S2 = 2'b10, S3 = 2'b11;
//状态转换,时序逻辑
always @(posedge CP or negedge nCR )beginif (~nCR)Current_state <= S0;                 //异步清零elseCurrent_state <=  Next_state; //在CP上升沿触发器状态翻转end //下一状态产生,组合逻辑
always @( Current_state or Sin) begin	Next_state =2’bxx;                                                                                                                                                                                                                      case(Current_state )S0: begin Next_state = (Sin==1)? S0 : S1; endS1: begin Next_state = (Sin==1)? S2 : S1; endS2: begin Next_state = (Sin==1)? S0 : S3; end	 S3: if (Sin==1)begin Next_state = S2; endelsebegin Next_state = S1; end	  endcaseend	/* 输出逻辑: 让输出信号经过一个寄存器再输出,可以消除Out信号中的毛刺,时序逻辑*/
always @ (posedge CP or negedge nCR )beginif (~nCR)    Out <= 1’b 0;else begin case(Current_state )S0, S1, S2:          Out <= 1’b0;	 S3:               if (Sin==1)  Out <= 1’b1; else             Out <= 1’b0; endcaseend	end	
endmodule

三种描述方法比较

1-always2-always3-always
结构化设计
代码编写/理解不宜,理解难
输出信号寄存器输出组合逻辑输出寄存器输出
不产生毛刺产生毛刺不产生毛刺
面积消耗最小
时序约束不利有利有利
可靠性、可维护性较高最高
后端物理设计不利有利有利

参考文献:

  1. Verilog HDL与FPGA数字系统设计,罗杰,机械工业出版社,2015年04月
  2. Verilog HDL与CPLD/FPGA项目开发教程(第2版), 聂章龙, 机械工业出版社, 2015年12月
  3. Verilog HDL数字设计与综合(第2版), Samir Palnitkar著,夏宇闻等译, 电子工业出版社, 2015年08月
  4. Verilog HDL入门(第3版), J. BHASKER 著 夏宇闻甘伟 译, 北京航空航天大学出版社, 2019年03月
http://www.tj-hxxt.cn/news/99333.html

相关文章:

  • 如何做网站卖家具多合一seo插件破解版
  • 免费高清logoseo点击工具
  • 网站 谁建设谁负责seo优缺点
  • 网站必须做公安备案么今日头条新闻消息
  • 做一年的网站维护价格友情链接检索数据分析
  • 重庆网上房地产网站百度云引擎搜索
  • 企业网站代备案资深seo顾问
  • 体育直播网站开发数据源获取百度会员登录入口
  • wordpress上传音乐播放器郑州怎么优化网站排名靠前
  • 湖南 网站建设雷神代刷网站推广
  • 北海网站建设编程培训机构加盟哪家好
  • 网站seo优化推广外包济南百度竞价代运营
  • 公司设立代办厦门seo排名外包
  • 先做网站还是服务器semi
  • 网站免费下载软件电商运营主要工作内容
  • 网站还没有做解析是什么意思今日热榜官网
  • 荆门市网站建设长沙网红奶茶
  • 不属于企业网站建设基本标准的是app推广渠道有哪些
  • 网站空间可以自己做服务器百度蜘蛛池自动收录seo
  • 织梦做的网站不能用手机访问凡科建站怎么收费
  • 潍坊做网站哪个公司好企业网站源码
  • 罗湖做网站的建立网站要多少钱一年
  • 知名b2b网站360建站系统
  • 网站文字代码广西网站建设制作
  • wordpress 多站点模式 帐号是通用的么永久免费跨境浏览app
  • 高端网站建设免费分析站长之家0
  • 安徽省建设工程信息网官方网站sem竞价是什么意思
  • 哪些网站是用织梦做的优化网站关键词的技巧
  • 上班没事做看什么网站北京刚刚传来特大消息
  • 徐州做网站网店推广有哪些方法