当前位置: 首页 > news >正文

广东品牌网站建设平台网页素材网

广东品牌网站建设平台,网页素材网,标志logo设计,俄语网站建站ZYNQ芯片的电源分PS系统部分和PL逻辑部分#xff0c;两部分的电源分别是独立工作。PS系统部分的电源和PL逻辑部分的电源都有上电顺序#xff0c;不正常的上电顺序可能会导致ARM系统和FPGA系统无法正常工作。 PS部分的电源有VCCPINT、VCCPAUX、VCCPLL和PS VCCO。 VCCPINT为PS内…ZYNQ芯片的电源分PS系统部分和PL逻辑部分两部分的电源分别是独立工作。PS系统部分的电源和PL逻辑部分的电源都有上电顺序不正常的上电顺序可能会导致ARM系统和FPGA系统无法正常工作。 PS部分的电源有VCCPINT、VCCPAUX、VCCPLL和PS VCCO。 VCCPINT为PS内核供电引脚接0.85V VCCPAUX为PS系统辅助供电引脚接1.8V VCCPADC为PS ADC供电 VCCPLL为PS的内部时钟PLL的电源供电引脚也接1.2V MGTRAVCC 0V85V PS VCCO为BANK的电压包含VCCO_MIO0VCCO_MIO1和VCCO_DDR根据连接的外设不同连接的电源电源也会不同VCC_MIO0连接3.3VVCCO_MIO1连接1.8VVCCO_DDR连接1.5V。PS系统要求上电顺序分别为先VCCPINT供电然后VCCPAUX和VCCPLL最后为PS VCCO。断电的顺序则相反。 PL部分的电源有VCCINT, VCCBRAM, VCCAUX和 VCCO。 VCCPINT为FPGA内核供电引脚接0.85V VCCBRAM为FPGA Block RAM的供电引脚接0.85V VCCAUX为FPGA辅助供电引脚, 接1.8V VCCO为PL的各个BANK的电压包含BANK13BANK34BANK35BANK的电压连接3.3V。PL系统要求上电顺序分别为先VCCINT供电再是     VCCBRAM, 然后是VCCAUX最后为VCCO。如果VCCINT和VCCBRAM的电压一样可以同时上电。断电的顺序则相反。 VCCINT VCCINT是FPGA芯片的内核电压是用来给FPGA内部的逻辑门和触发器上的电压。即芯片的晶体管开关是有核心电压提供。当内部逻辑工作时钟速率越高使用逻辑资源越多则核心电压供电电流会更大可高达几安此时芯片必然会发烫需要散热装置辅助散热 VCCIO VCCIO有些地方也记为VCCO是用于FPGA驱动IO模块同IO引脚的电压。该电压应该与其它连接到FPGA上的器件的电压匹配因为FPGA经常要与多种不同电平接口的芯片通信所以都会支持非常多的电平标准这也是它的灵活性表现。FPGA为了能和多种不同的电平标准接口芯片通信Vccio通常以Bank为界相互之间是独立的即一个Bank块只能存在一种IO电压。一颗FPGA芯片具有多个Bank块每个Bnak可以与一种电平接口芯片通信如Bank34与3.3V的MCU通信Bank35与2.5V的DDR芯片通信。需要注意的VCCO里面分为HR bank电压和HP bank电压其中HR bank电压一般为3.3V设计但是遇到网络接口时一般设计为2.5VHP为高速bank常常用于ddr设计电压为1.5V FPGA通常需要两个电压才能运行一个是“内核电压”另一个是“IO电压”。每个电压通过独立的电源引脚来提供。实际上FPGA器件本身是允许VCCINT和VCCIO相同的比如VCCINT和VCCIO两种引脚可以被连接在一起。但是FPGA设计是面向低电压内核和高电压IO的所以两种电压一般是不相同的。 VCCAUX FPGA并非一个单纯的数字逻辑芯片内部也带有一些模拟组件比如Xilinx的DCM数字时钟管理组件、高档点的FPGA还有高速串并转换器serdes、温度监控器件等这些模拟器件这些模拟器件对电源噪声要求很高所以需要一个独立稳定的电源进行供电。Vccaux就是为这些模拟器件提供电压另外Vccaux还可以给部分IO供电像JTAG等。 VCCBRAM 内部Block RAM的供电电压。其不损坏FPGA器件的范围为-0.5V1.1V。对于-2和-1的spartan7系列正常工作电压为0.95V1.05V推荐工作电压为1.00V。对于 -1L的spartan7系列正常工作电压为0.92V~0.98V推荐工作电压为0.95V。 VMGTAVCC GTP收发器核心电压。其不损坏FPGA器件的范围为-0.5V1.1V。正常工作电压为0.97V1.03V。推荐工作电压为1.00V。(xilinx的FPGA芯片) VMGTAVTT GTP收发器终端匹配电压。其不损坏FPGA器件的范围为-0.5V1.32V。正常工作电压为1.17V1.23V。推荐工作电压为1.20V。(xilinx的FPGA芯片) *GTP收发器的上电顺序为VCCINT、VMGTAVCC、VMGTAVTT或者VMGTAVCC、VCCINT、VMGTAVTT。断电顺序正好相反。 各电压上电顺序要求具体如下 1VCCINT → VCCBRAM → VCCAUX → VCCAUX_IO → VCCO 2VMGTAVCC → VMGTAVTT → VMGTAVTTRCAL → VMGTVCCAUX。 影响一个bank所能使用的IO数量因素 每对VCCIO到GND 可以按100mA来估算要看那个bank有几对VCCIO。就是说假如某个bank我只有一个VCCIO我用的Io的DriveStrength为4ma,那么我大概这个bank只能用25个Io。如果这个bank的VCCIO有俩对那么我能用50个IO(如果有这么多IO情况下)。 但是这针对的是非大电流驱动与快速压摆率的一个值。如果这个bank你的某些Io脚是可能同时开关输出(sso),那么此bank这样的信号脚数量有一个限制值限制值是看TR304手册 那么当对此bank的使用率要求比较高可能要超过TR304关于sso的理论上限值可以让客户用软硬件设计时一些操作来降低sso带来的影响。手册里sso缓解措施已经给出类似bank电源隔离、包括软件设计延缓同步输出Io数量等方法。 rocessor System电压主要给Zynq系列SoC中的ARM供电包括VCC_PSINTFP、VCC_PSINTLP、VCC_PSAUX、VCC_PSINTFP_DDR、VCC_PSADC、VCC_PSPLL、VPS_MGTRAVCC、VPS_MGTRAVTT、VCCO_PSDDR、VCC_PSDDR_PLL、VCCO_PSIO、VCC_PSBATT等 FPGA Logic电压主要给FPGA逻辑部分供电包括VCCINT、VCCINT_IO、VCCBRAM、VCCAUX、VCCO、VCCAUX_IO、VBATT等 GTx Transceiver电压主要给FPGA部分的GTx高速收发器供电包括VCCINT_GT、VMGTAVCC、VMGTAVTT、VMGTVCCAUX、VMGTAVTTRCAL System Monitor电压主要给FPGA部分的ADC供电包括VCCADC、VREFP High Bandwidth Memory电压包括VCC_HBM、VCC_IO_HBM、VCCAUX_HBM VCU电压只有Zynq UltraScale MPSoC系列带图像处理内核的器件才有包括VCCINT_VCU RF电压只有Zynq UltraScale RFSoC系列才有包括VADC_AVCC、VADC_AVCCAUX、VDAC_AVCC、VDAC_AVCCAUX、VDAC_AVTT、VCCINT_AMS、VCCSDFEC 以上各种电压的供电对象不同对精度的要求也不一样针对不同架构的FPGA其对电压的精度要求也不一样其纹波范围从2%到5%不等但整体要求都比较高而电流要求却越来越大比如VCCINT最大能到几十安。同时各种电压值不同有的可以合并有的却不能合并同时还需要时序上的控制。 针对Zynq UltraScale MPSoCZU MPSoC、Zynq UltraScale RFSoCZU RFSoC、Zynq 7000Z7、UltraScale US包括VU和KU、UltraScaleUS包括VU和KU、7系列等对每一类型电压及要求电压值、精度罗列如下表 电压类型ZU MPSoCZU RFSoCZ7USUS7 SeriesLogicVCCINT0.85(3%) 0.72(3%) 0.9(3%)0.85(3%) 0.72(3%)1.0(3%) 0.95(3%)0.85(3%) 0.72(3%) 0.9(3%)0.95(3%) 0.9(2.2%)KU 1.0(3%)1.0(3%) 0.9(3%) 0.95(2%) AKV三个系列不同VCCINT_IO0.85(3%) 0.9(3%)0.85(3%)×0.85(3%) 0.9(3%)0.95(3%) 0.9(2.2%)KU 1.0(3%)×VCCBRAM0.85(3%) 0.9(3%)0.85(3%)1.0(3%) 0.95(3%)0.85(3%) 0.9(3%)0.95(3%) 1.0(3%)1.0(3%) 0.9(3%) 0.95(3%) AKV三个系列不同VCCAUX1.8(3%)1.8(3%)1.8(5%)1.8(3%)1.8(5%)VCCO√√√√√√VCCAUX_IO1.8(3%)1.8(3%)1.8(5%) 2.0(3%)1.8(3%)1.8(5%) 2.0(3%) A7没有VBATT√√√√GTxVCCINT_GT×××0.85(3%) 0.9(3%) 只有VU才有××VMGTAVCC0.9(3%)0.9(3%)1.0(0.97~1.08) 1.05(1.02~1.08)0.9(3%)1.0(3%) 1.03(3%)VU1.0(0.97~1.08) 1.05(1.02~1.08)VMGTAVTT1.2(3%)1.2(3%)1.2(2.5%)1.2(3%)1.2(2.5%) 1.23(2.4%)VU1.2(2.5%)VMGTVCCAUX1.8(3%)1.8(3%)1.8(2.7%)1.8(3%)1.8(2.7%)1.8(2.7%)VMGTAVTTRCAL1.2(3%)1.2(3%)1.2(2.5%)1.2(3%)1.2(2.5%) 1.23(2.4%)VU1.2(2.5%)System  MonitorVCCADC1.8(3%)1.8(3%)1.8(5%)1.8(3%)1.8(5%)VREFP1.25(4%)1.25(4%)1.25(4%)1.25(4%)1.25(4%)Processor  SystemVCC_PSINTFP0.85(5%) 0.9(3%)0.85(5%)VCC_PSINT(1.0(5%))VCC_PSINTLP0.85(5%) 0.9(3%)0.85(5%)VCC_PSAUX1.8(5%)1.8(5%)1.8(5%)VCC_PSINTFP_DDR0.85(5%) 0.9(3%)0.85(5%)×VCC_PSADC1.8(5%)1.8(5%)×VCC_PSPLL1.2(3%)1.2(3%)1.8(5%)VPS_MGTRAVCC0.85(3%)0.85(3%)×VPS_MGTRAVTT1.8(3%)1.8(3%)×VCCO_PSDDRDDR  I/ODDR  I/ODDR  I/OVCC_PSDDR_PLL1.8(5%)1.8(5%)×VCCO_PSIOMIOMIOMIOVCC_PSBATT√√×HBMVCC_HBM1.2(3%)VUVCC_IO_HBM1.2(3%)VUVCCAUX_HBM2.5(3%)VUVCUVCCINT_VCU0.9(3%)RFVADC_AVCC0.925(3%)VADC_AVCCAUX1.8(3%)VDAC_AVCC0.925(3%)VDAC_AVCCAUX1.8(3%)VDAC_AVTT2.5(3%) 3.0(3%)VCCINT_AMS0.85(3%)VCCSDFEC0.85(3%) 2、功耗 FPGA的功耗包括所用逻辑单元数/BRAM数等内部资源、工作时钟频率、切换速率、布线和I/O功耗等。对于I/O功耗影响因素包括输出类型、工作时钟频率、以及输出的信号翻转数量以及输出负载等。实际功耗取决于特定的系统设计。本部分内容主要针对FPGA logic部分的功耗而对于Zynq系列由于其操作系统不同、应用不同无法进行详细计算但可以通过软件进行粗略评估。 整个FPGA设计的总功耗由三部分功耗组成芯片静态功耗、设计静态功耗、设计动态功耗。 芯片静态功耗FPGA在上电完成后还未配置时的功耗主要是晶体管的泄露电流所消耗的功耗。 设计静态功耗当FPGA配置完成后当设计还未启动时需要维持I/O的静态电流时钟管理和其它部分电路的静态功耗。 设计动态功耗FPGA内设计正常启动后设计的功耗这部分功耗的多少主要取决于芯片所用电平以及FPGA内部逻辑和布线资源的占用情况等。 2.1、待机功耗芯片静态功耗 由于漏电流的存在器件在待机时也会消耗能量。待机功耗随芯片DIE的大小、温度以及工艺的变化而变化。可以利用器件特征参数来模拟待机功耗并定义为两类典型功耗和最大功耗。 2.2、IO功耗设计静态功耗 I/O功耗是VCCO功耗主要来自器件输出引脚连接的外部负载电容、阻抗模式输出驱动电路以及外部匹配网络(如果有)的充放电电流。 如前所述FPGA内部要实际消耗一部分VCCO功耗外部匹配电阻网络以及输出电容负载消耗了另一部分能量。设计人员在规划散热方案时应考虑VCCO的内部功耗。作为VCCO电源输出功率的一部分设计人员也应考虑外部功耗的组成。 2.3、动态功耗设计动态功耗 内部节点改变逻辑状态时(例如从逻辑0变到逻辑1)会形成器件内部动态功耗因为它需要能量对逻辑阵列和互联网络的内部电容进行充放电。内核动态功耗包括逻辑单元功耗和导线功耗。LE功耗来自内部节点电容充放电以及内部电阻单元的电流损耗。导线功耗来自每个LE驱动外部导线电容时的充放电电流。内核动态功耗主要来自以下结构单元 LUT RAM模块 DSP Slice 锁相环(PLL) 时钟树网络 GTx收发器 IP使用情况 IO使用情况 2.4、功耗设计 前两部分的功耗取决于FPGA芯片及硬件设计本身很难有较大的改善。可以优化的是第3部分功耗设计动态功耗这部分功耗占总功耗的90%以上因此降低设计动态功耗是降低整个系统功耗的关键因素。 TjmaxθJA*PDTA 其中Tjmax表示FPGA芯片的最高结温maximum junction temperatureθJA表示FPGA与周围大气环境的结区热阻抗Junction to ambient thermalresistance单位是℃/WPD表示FPGA总功耗power dissipation单位是WTA表示周围环境温度。 以XC7K325T-2FFG900I系列芯片为例θJA9.7℃/W在TA55℃的环境中想要结温Tjmax不超过100°C的情况下可以推算FPGA的总功耗为 PD 因此实际功耗只要超过此值就需要进行优化处理优化处理的方法主要有两种一是降低θJA热阻抗取决于芯片与环境的热传导效率可通过加散热片或者风扇减小热阻抗二是减小PD通过优化FPGA设计降低总功耗。下面就针对这两部分进行介绍。 2.4.1、降低θJA 此部分详见之前的文章《可靠性设计之降额设计》。 2.4.1、减小PD 2.4.1.1、功耗估计 Xilinx FPGA的功耗评估常见的有几种方案Xilinx自己的XPE可以在xilinx官网上下载到http://www.xilinx.com/power它是一个基于excel的工具、TI的WEBENCH貌似只有FPGA部分没有ARM部分、Vivado软件、开发板实测评估等这几种方案都可以根据自己的外设进行定制方便灵活。 在低功耗设计之前需要先进行功耗评估。XPE主要是在项目初期处于系统设计RTL代码并未完善阶段功耗估计时使用。在设计完成综合实现后则可以使用vivado自带的功耗分析工具进行精确计算功耗。打开综合实现后的设计点击report power即可得到功耗分析的结果。 此部分可以参见之前的文章《Zynq UltraScale系列之“电源”》。 2.4.1.2、功耗优化 关于FPGA低功耗设计可从两方面着手一是算法优化二是FPGA资源使用效率优化。 算法优化 算法优化可分为两个层次说明实现结构和实现方法。首先肯定需要设计一种最优化的算法实现结构设计一种最优化的结构使资源占用达到最少当然功耗也能降到最低但是还需要保证性能使FPGA设计在面积和速度上都能兼顾。比如在选择采用流水线结构还是状态机结构时流水线结构同一时间所有的状态都在持续工作而状态机结构只有一个状态是使能的显而易见流水线结构的功耗更多但其数据吞吐率和系统性能更优因此需要合理选其一使系统能在面积和速度之间得到平衡。 另一个层面是具体的实现方法设计中所有吸收功耗的信号当中时钟是罪魁祸首。虽然时钟可能运行在100MHz但从该时钟派生出的信号却通常运行在主时钟频率的较小分量比如12%15%。此外时钟的扇出一般也比较高。这两个因素显示为了降低功耗应当认真研究时钟。首先如果设计的某个部分可以处于非活动状态则可以考虑禁止时钟树翻转而不是使用时钟使能。时钟使能将阻止寄存器不必要的翻转但时钟树仍然会翻转消耗功率。其次隔离时钟以使用最少数量的信号区。不使用的时钟树信号区不会翻转从而减轻该时钟网络的负载。 资源使用效率优化 资源使用效率优化是使用FPGA内部的一些资源如BRAMDSP slice时可以优化功耗的方法。FPGA动态功耗主要体现为存储器、内部逻辑、时钟、I/O等的功耗。 其中存储器是功耗大户如xilinx FPGA中的存储器单元Block RAM因此主要介绍对BRAM的一些功耗优化方法。 下图中虽然BRAM只使用了7%但是其功耗0.614W占了总设计的42%因此优化BRAM的功耗能有效地减小FPGA的动态功耗。 下面介绍一下优化BRAM功耗的方法 使用“NO CHANGE”模式在BRAM配置成True Dual Port时需要选择端口的操作模式“Write First”“Read First” or “NO CHANGE”避免读操作和写操作产生冲突如图6所示其中“NO CHANGE”表示BRAM不添加额外的逻辑防止读写冲突因此能减少功耗但是设计者需要保证程序运行时不会发生读写冲突。 设置成“NO CHANGE”后BRAM的功耗从0.614W降到了0.599W因为只使用了7%的BRAM如果设计中使用了大量的BRAM效果能更加明显。 控制“EN”信号BRAM的端口中有clock enable信号在端口设置中可以将其使能模块例化时将其与读/写信号连接在一起如此优化可以使BRAM在没有读/写操作时停止工作节省不必要的功耗。 控制“EN”信号优化后BRAM功耗降到了0.589W。 拼深度当设计中使用了大量的存储器时需要多块BRAM拼接而成如需要深度32K宽度32-bit32K*32Bit的存储量但是单块BRAM如何配置是个问题。7 series FPGA中是36Kb 的BRAM其中一般使用32Kb容量因此可以配置成32K*1-bit或者1K*32-bit多块BRAM拼接时下图中前者是“拼宽度”后者是“拼深度”。两种结构在工作时“拼宽度”结构所有的BRAM需要同时进行读写操作而“拼深度”结构只需要其中一块BRAM进行读写因此在需要低功耗的情况下采用“拼深度”结构。但需要特别注意的是“拼深度”结构需要额外的数据选择逻辑增加了逻辑层数为了降低功耗即牺牲了面积又牺牲了性能。 3、上下电时序 3.1、上电时序 FPGA通常需要多路供电电压并且要求一定的上电/断电顺序。顺序上电有助于限制上电期间的浪涌电流。如果忽视器件的供电顺序要求可能导致器件损坏或闩锁造成FPGA器件故障。有三种类型的上电时序同步跟踪、顺序跟踪和比率跟踪。 针对各个系列的FPGA芯片其内部各功能模块的上电时序一般是相互独立的各个功能模块内部是有先后顺序的要求。详细可参看各个器件的data sheet其中会有详细的先后顺序约束。 3.2、上升单调性 启动过程中电源电压保持单调爬升非常重要只有这样才能确保器件成功开启。一般的FPGA给出了严格的电压单调上升要求即电源电压应该连续上升至所设置的稳压值中间不应发生跌落。如果电源不能提供足够的输出功率则会造成跌落。 3.3、上电时间 大多数FPGA规定了启动电压上升速率的最小值和最大值电源通过在启动过程中逐渐增大限流值实现软启动。软启动减缓了电源电压的上升速率也降低了注入FPGA的峰值浪涌电流。一般的电源可利用连接在引脚的软启动电容设置软启动时间。 3.4、掉电时序 断电时序也是需要控制的标准的时序是把上电时序倒过来。 3.5、特殊情况的时序控制 经常会有FPGA和ARM等其他CPU互连的情况为了不损坏器件此时FPGA和ARM的上电时序既要满足自身的上电时序要求也要满足对方的上电时序要求这种情况可以进行如下处理 当FPGA和ARM各自使用自己的配置文件时由于ARM处于复位状态时IO为输入状态而FPGA需要完成配置后才能确定其IO的状态因此ARM和FPGA可以各自进行各自的上电时序当ARM的上电时序完成后处于复位状态这样IO为输入状态当FPGA上电完成后进行配置配置完成后给ARM一个配置完成信号此信号去释放ARM的复位设置对应的IO状态就不会出现IO冲突了也不会影响FPGA启动时序也不会导致FPGA接口出现闩锁效应。 当FPGA是使用ARM给配置文件时不会出现IO冲突的情况因为FPGA释放复位进行配置之前IO是高阻态FPGA没有配置文件不会去设置IO状态。 4、电源方案 目前针对FPGA的常用电源解决方法包括使用单路LDO、单路DC/DC、单颗Power Module、PMIC等。 4.1、LDO 如果电路板空间有保证低输出噪声很重要或者系统要求对输入和瞬态现象快速响应就应该采用LDO。LDO提供了中低输出电流。输入电容通常会切断输入至LDO的阻抗和噪声。LDO还要求在输出端有一个电容器以处理系统瞬态响应并提供稳定性。 4.2、SMPS 当设计效率非常关键且系统要求大输出电流时开关电源具有优势。开关电源提供比LDO更高的效率但其开关特性使其对噪声更敏感。与LDO不同开关电源需要使用电感器而且可能需要变压器进行DC-DC转换对PCB空间需求较大。 4.3、Power Module Power Module可以省去自己搭建外围电路且厂家设计的模块一般比自己设计的性能会更好效率更高、纹波更小但电源模块一般是在电流需求比较大的情况下会选择。 4.4、PMIC 由于FPGA的广泛应用目前针对FPGA的专用PMIC越来越多从输出电压、通道数、输出电流等方面都能很好的满足特定FPGA芯片的需求同时PCB占用面积、设计便捷性、价格等方面都比较有优势。ZU MPSoC系列可参见之前的文章《Zynq UltraScale系列之“电源”》其他系列类似详细可以参见TI、Infineon、ADI含凌特等厂家官网有相关FPGA系列芯片对应的解决方案。 以上就是针对Xilinx FPGA的电源介绍主要包括了电源的种类、电压要求、功耗分析、上下电时序、电源实现方式等。 Zynq UltraScale MPSoC PS端有两个电源域分别是全功耗电源域和低功耗电源域。二者的PL和PS间都是独立的。 关于上电顺序Zynq-7000的要求是 a) PS : 先同时上VCCPINT、VCCPAUX和VCCPLL再上VCCOMIO、DDR但VCCO上电延时相对于VCCPAUX有一个必须遵守的最大延迟时间。 b) PL : 先后依次是VCCINT、 VCCBRAM、 VCCAUX和 VCCOVCCO上电延时相对于VCCAUX有一个必须遵守的最大延迟时间。 但是Zynq UltraScale MPSoC有不同的要求 a) 在PS系统里必须保证低功耗电源域先上电待上电完成后再给全功耗系统上电。 b) 在低功耗电源域内的上电顺序是VCCPINTLP先上电然后VCCPAUX、VCCPADC、 和VCCPLL没有特别要求最后给VCCOPIO上电。 c) 在全功耗电源域内先给VCCPINTFPVCCPINTFP_DDR上电然后VMGTRAVCC、 VCCPLL和 VCCDDRPLL以任何顺序上电最后是给MGTRAVTT和VCCODDR上电。 d) PL 上电完全独立依次是VCCINT、VCCINT_IO/VCCBRAM、 VCCAUX/VCCAUX_IO和 VCCO。 引用UG1085中的一张图可以看出ZU的电源还是相当复杂的不过细细琢磨也就分为两部分PL和PSPL部分再细分为logic部分和GTx部分PS部分再细分为LPD、FPD含GTR和公共部分PLL、ADC、AUX。下面是用思维导图整理的相关电源域其中以-2E等级为参考电流部分由于所选型号、所用资源不一暂未统一评估后续会进行详细评估。 电源相关引脚描述可参考UG1085和DS925。 2、上电时序 上面简单的概述了一下ZU的电源域下面就上电时序进行叙述。 PS部分和PL部分的上电时序是独立的为了防止损坏器件器件内部已经进行了隔离。 PS部分的LPDContains the ARM Cortex-R5 real-time processor unit (RPU), theplatform management unit (PMU), and the configuration security unit (CSU), aswell as the remaining on-chip peripherals.要先于FPDContains the ARM Cortex-A53application processor unit (APU) as well as a number of peripherals typicallyused by the APU.上电或者同时上电。 LPD部分的上电顺序为 VCC_PSINTLPCVCC_PSAUX, VCC_PSADC, andVCC_PSPLL in any order or simultaneously.CVCCO_PSIO FPD部分的上电顺序为 VCC_PSINTFP andVCC_PSINTFP_DDR driven from the same supply source.VPS_MGTRAVCC andVCC_PSDDR_PLL in any order or simultaneously.VPS_MGTRAVTT andVCCO_PSDDR in any order or simultaneously. PL的逻辑部分的推荐上电时序为VCCINT,VCCINT_IO/VCCBRAM, VCCINT_VCU, VCCAUX/VCCAUX_IO, and VCCO. VCCINT_IO和VCCBRAM必须连接到一起VCCAUX/VCCAUX_IO必须连接到一起。如果VCCINT和VCCINT_IO/VCCBRAM电压相同可以使用同一电源并且同时上电如果VCCAUX/VCCAUX_IO和VCCO电压相同可以使用同一电源并且同时上电。 PL的GTx部分的推荐上电时序为VCCINT, VMGTAVCC, VMGTAVTT OR VMGTAVCC, VCCINT,VMGTAVTT. VMGTVCCAUX没有时序要求。 VMGTAVCC和VCCINT没有时序要求可以同时上电。如果不满足时序要求则VMGTAVTT上下电的电流可能比规范规定的高。 所有的下电时序都和上电时序相反。一般都不进行下电时序控制如果有需要低成本的下电时序控制电路可以参考NVIDIA的Jetson TX2的底板本人之前就使用过这套方案进行过K7的下电时序控制还是非常好用的这套方案成本较低同时考虑了外部掉电和主动关机的情况值得参考。 上下电时序相关资料可参考DS925。 3、电流评估 Xilinx FPGA的电流评估常见的有几种方案Xilinx自己的XPE使用该种方式你一定会惊叹excel的强大之处、TI的WEBENCH貌似只有FPGA部分没有ARM部分、Vivado软件、开发板等这几种方案都可以根据自己的外设进行定制方便灵活。 以下为XPE评估的一个样例 PS部分的电流评估 Domain Source Voltage Total (A) Total Battery Power VCC_PSBATT 1.200 0.001 0.001W Low Power (Logic IO) VCC_PSINTLP 0.850 0.380 0.323W VCCO_PSIO0_500 3.300 0.008 0.026W VCCO_PSIO1_501 3.300 0.005 0.017W VCCO_PSIO2_502 3.300 0.002 0.007W VCCO_PSIO3_503 3.300 0.001 0.002W LPD  Power 0.375W Full Power (Logic IO) VCC_PSINTFP 0.850 0.867 0.737W VCCO_PSDDR_504 1.200 1.107 1.329W VPS_MGTRAVCC 0.850 0.284 0.241W VPS_MGTRAVTT 1.800 0.042 0.076W VCC_PSINTFP_DDR 0.850 1.228 1.044W FPD  Power 3.427W Others VCC_PSPLL 1.200 0.078 0.094W VCC_PSDDR_PLL 1.800 0.013 0.023W VCC_PSADC 1.800 0.011 0.019W VCC_PSAUX 1.800 0.002 0.004W Others  Power 0.140W PL部分的电流评估 Power Supply Source Voltage Total (A) VCCINT 0.850 3.819 VCCINT_IO 0.850 0.234 VCCBRAM 0.850 0.057 VCCAUX 1.800 0.178 VCCAUX_IO 1.800 0.176 VCCO 3.3V 3.300 0.000 VCCO 2.5V 2.500 0.000 VCCO 1.8V 1.800 0.033 VCCO 1.5V 1.500 0.000 VCCO 1.35V 1.350 0.000 VCCO 1.2V 1.200 0.326 Vcco 1.0V 1.000 0.000 VCCADC 1.800 0.008 注我使用的是XCZU3没有引出GTx部分。 同样可以使用TI的WEBENCH进行评估也可以使用vivado进行预评估。 4、电源相关设计主要是去耦电容 PL部分电源的去耦电容根据型号不同、封装不同具体的数量不同具体参见UG583也可以根据XTP427的checklist进行对照检查。 PL部分电源域主要包括VCCINT/VCCINT_IOVCCBRAM/VCCINT_IOVCCAUX/VCCAUX_IOHDIOHPIO几组。 PS部分电源域较多具体参见UG583也可以根据XTP427的checklist进行对照检查。针对VCC_PSDDR_PLL和VCCINT_VCU(MPSoCEV Devices Only)还需要特殊处理。
文章转载自:
http://www.morning.qbnfc.cn.gov.cn.qbnfc.cn
http://www.morning.gtnyq.cn.gov.cn.gtnyq.cn
http://www.morning.tgwfn.cn.gov.cn.tgwfn.cn
http://www.morning.ymsdr.cn.gov.cn.ymsdr.cn
http://www.morning.gtmdq.cn.gov.cn.gtmdq.cn
http://www.morning.zhmgcreativeeducation.cn.gov.cn.zhmgcreativeeducation.cn
http://www.morning.mzpd.cn.gov.cn.mzpd.cn
http://www.morning.xznrk.cn.gov.cn.xznrk.cn
http://www.morning.ruifund.com.gov.cn.ruifund.com
http://www.morning.kpbq.cn.gov.cn.kpbq.cn
http://www.morning.lsqmb.cn.gov.cn.lsqmb.cn
http://www.morning.dhqyh.cn.gov.cn.dhqyh.cn
http://www.morning.pghry.cn.gov.cn.pghry.cn
http://www.morning.xwnnp.cn.gov.cn.xwnnp.cn
http://www.morning.snrbl.cn.gov.cn.snrbl.cn
http://www.morning.ttshf.cn.gov.cn.ttshf.cn
http://www.morning.nzkkh.cn.gov.cn.nzkkh.cn
http://www.morning.lmtbl.cn.gov.cn.lmtbl.cn
http://www.morning.cbndj.cn.gov.cn.cbndj.cn
http://www.morning.whpsl.cn.gov.cn.whpsl.cn
http://www.morning.klyyd.cn.gov.cn.klyyd.cn
http://www.morning.jhwwr.cn.gov.cn.jhwwr.cn
http://www.morning.tllhz.cn.gov.cn.tllhz.cn
http://www.morning.ftmp.cn.gov.cn.ftmp.cn
http://www.morning.ntqgz.cn.gov.cn.ntqgz.cn
http://www.morning.dfckx.cn.gov.cn.dfckx.cn
http://www.morning.mjbjq.cn.gov.cn.mjbjq.cn
http://www.morning.nkjnr.cn.gov.cn.nkjnr.cn
http://www.morning.jpnfm.cn.gov.cn.jpnfm.cn
http://www.morning.lkfsk.cn.gov.cn.lkfsk.cn
http://www.morning.jgmdr.cn.gov.cn.jgmdr.cn
http://www.morning.ykrck.cn.gov.cn.ykrck.cn
http://www.morning.qkkmd.cn.gov.cn.qkkmd.cn
http://www.morning.snmsq.cn.gov.cn.snmsq.cn
http://www.morning.jjmrx.cn.gov.cn.jjmrx.cn
http://www.morning.rgnp.cn.gov.cn.rgnp.cn
http://www.morning.fmswb.cn.gov.cn.fmswb.cn
http://www.morning.cthkh.cn.gov.cn.cthkh.cn
http://www.morning.xjmpg.cn.gov.cn.xjmpg.cn
http://www.morning.mdjtk.cn.gov.cn.mdjtk.cn
http://www.morning.qnklx.cn.gov.cn.qnklx.cn
http://www.morning.yxnfd.cn.gov.cn.yxnfd.cn
http://www.morning.fqsxf.cn.gov.cn.fqsxf.cn
http://www.morning.rnfwx.cn.gov.cn.rnfwx.cn
http://www.morning.tntqr.cn.gov.cn.tntqr.cn
http://www.morning.rnlx.cn.gov.cn.rnlx.cn
http://www.morning.ypxyl.cn.gov.cn.ypxyl.cn
http://www.morning.fynkt.cn.gov.cn.fynkt.cn
http://www.morning.wmhlz.cn.gov.cn.wmhlz.cn
http://www.morning.xzkgp.cn.gov.cn.xzkgp.cn
http://www.morning.fdfdz.cn.gov.cn.fdfdz.cn
http://www.morning.tqpr.cn.gov.cn.tqpr.cn
http://www.morning.rlxg.cn.gov.cn.rlxg.cn
http://www.morning.gpnwq.cn.gov.cn.gpnwq.cn
http://www.morning.yppln.cn.gov.cn.yppln.cn
http://www.morning.fchkc.cn.gov.cn.fchkc.cn
http://www.morning.rbkdg.cn.gov.cn.rbkdg.cn
http://www.morning.jghty.cn.gov.cn.jghty.cn
http://www.morning.mwns.cn.gov.cn.mwns.cn
http://www.morning.lmhh.cn.gov.cn.lmhh.cn
http://www.morning.ldpjm.cn.gov.cn.ldpjm.cn
http://www.morning.gnghp.cn.gov.cn.gnghp.cn
http://www.morning.wnhml.cn.gov.cn.wnhml.cn
http://www.morning.yfmwg.cn.gov.cn.yfmwg.cn
http://www.morning.dhrbj.cn.gov.cn.dhrbj.cn
http://www.morning.kvzvoew.cn.gov.cn.kvzvoew.cn
http://www.morning.kwqcy.cn.gov.cn.kwqcy.cn
http://www.morning.lprfk.cn.gov.cn.lprfk.cn
http://www.morning.dbcw.cn.gov.cn.dbcw.cn
http://www.morning.lwwnq.cn.gov.cn.lwwnq.cn
http://www.morning.xnpj.cn.gov.cn.xnpj.cn
http://www.morning.qllcm.cn.gov.cn.qllcm.cn
http://www.morning.china-cj.com.gov.cn.china-cj.com
http://www.morning.rqkzh.cn.gov.cn.rqkzh.cn
http://www.morning.wtcd.cn.gov.cn.wtcd.cn
http://www.morning.nkjpl.cn.gov.cn.nkjpl.cn
http://www.morning.xwbld.cn.gov.cn.xwbld.cn
http://www.morning.hqnsf.cn.gov.cn.hqnsf.cn
http://www.morning.yxgqr.cn.gov.cn.yxgqr.cn
http://www.morning.ysmw.cn.gov.cn.ysmw.cn
http://www.tj-hxxt.cn/news/267933.html

相关文章:

  • 凡科网站做的作品如何发布百度搜索风云榜官网
  • 专门做美食的网站6商丘互联网营销推广
  • 公司微信网站开发平台阿里云网站简单建设
  • 优化排名案例哈尔滨网络seo公司
  • 北京网站建设多少钱许昌建设网站
  • 国外大气网站曲靖市网站建设
  • 怎样将网站建设后台装到云上公众平台官网登录入口
  • 地名网站建设费用东莞大岭山镇邮政编码
  • 成品网站 售卖seo爱站网
  • 镇江做网站wordpress 晒单
  • 怎么样做微网站成都优化官网推广
  • 国内建站平台有哪些网站开发怎么自学
  • 完成公司网站建设app与网站用的服务器
  • 门户网站建设进度帝国cms源码
  • ui网站界面设计开发板一般在周几更新
  • 怎样说服客户做网站自己如何做购物网站
  • 专业网站推广服务咨询行业数据可以从哪里获取
  • 国外网站怎么上wordpress编辑分类
  • 廊坊微信网站建设搬瓦工ss加wordpress
  • 做礼品建什么网站wordpress 标题长度 省略号
  • 2008服务器做网站做企鹅号的视频素材网站
  • 周口网站建设多少钱做的新网站到首页又下去了
  • 集团网站制作方案ppt做网站程序看什么书
  • 手机网站被禁止访问怎么设置打开宁波网站建设流程有哪些
  • 苏州企业网站制作报价国内wordpress大神
  • 网站搜索算法缅甸新闻最新消息
  • 网站排名推广自己怎么做网络推广营销工具
  • 成都建设网站那家好做的好的h游戏下载网站
  • 网站销售如何做业绩互联网营销怎么赚钱
  • 长沙专业外贸建站公司白云营销型网站建设